En junio de 2025, IBM presentó una hoja de ruta cuántica tolerante a fallos actualizada, con el procesador Loon como primer hito de hardware. Loon codifica 2 qubits lógicos en aproximadamente 100 qubits físicos usando un código de corrección de errores compacto con requisitos de hardware similares al gross code de IBM (código de bicicleta bivariante / qLDPC), aunque a menor escala.
Aspectos técnicos clave de Loon:
- 2 LQ de ~100 qubits físicos — código compacto, no el gross code completo
- Acoplador de seis vías: un qubit central conectado a 6 qubits vecinos mediante acopladores sintonizables, con baja diafonía y alta fidelidad
- C-acopladores de hasta 16–20 mm de longitud para conectividad de qubits no local, manteniendo bajas tasas de error y tiempos de coherencia de varios cientos de microsegundos
- Pruebas de decodificador en tiempo real para la futura implementación del gross code
Loon es la base de la arquitectura modular tolerante a fallos de IBM, que avanza a través de Kookaburra (2026, 1 bloque gross code), Cockatoo (2027, 24 LQ), Starling (2028, ~200 LQ prueba) y el Starling a gran escala tolerante a fallos (2029, ~200 LQ / 100 millones de puertas). El gross code de IBM codifica 12 qubits lógicos por bloque a partir de 288 qubits físicos — aproximadamente una décima parte del overhead del código de superficie — permitiendo un escalado práctico hacia la tolerancia a fallos.