Retour à la chronologie

USTC Zuchongzhi 3.2 : Première QEC sous le seuil hors États-Unis (Λ = 1,40)

Date: 2025-12-22 | LQ: 1

Système quantique: Zuchongzhi 3.2

Organisation: USTC (Pan Jianwei Group)

Le processeur supraconducteur Zuchongzhi 3.2 de 107 qubits de l'USTC a réalisé une correction d'erreurs quantiques sous le seuil, en encodant 1 qubit logique via un code de surface de distance 7, faisant de la Chine le premier pays non américain à franchir ce jalon critique de tolérance aux pannes.

En décembre 2025, Pan Jianwei, Zhu Xiaobo et Peng Chengzhi à l'Université des Sciences et Technologies de Chine (USTC) ont démontré la correction d'erreurs quantiques (QEC) sous le seuil sur le processeur supraconducteur Zuchongzhi 3.2. Le résultat a été publié en tant qu'Editors' Suggestion dans Physical Review Letters (Vol. 135, 260601, 22-12-2025).

L'expérience encode 1 qubit logique à l'aide d'un code de surface de distance 7, nécessitant 107 qubits physiques — 49 qubits de données, 48 qubits ancilla et des qubits supplémentaires d'unité de réduction des fuites (LRU). Le système a atteint un facteur de suppression d'erreurs Λ = 1,40, confirmant que le taux d'erreur logique diminue à mesure que la distance du code augmente et que le processeur fonctionne sous le seuil de tolérance aux pannes.

Une innovation clé est une nouvelle architecture de suppression des fuites tout-microondes. Les fuites — où les qubits s'échappent vers des états non computationnels — causent des erreurs corrélées de longue durée qui dégradent sévèrement les performances QEC. L'équipe USTC supprime les fuites via les lignes de contrôle microondes existantes sans matériel supplémentaire, réduisant la complexité du câblage et la surcharge d'emballage cryogénique.

Ce résultat fait de la Chine le premier pays non américain à réaliser une QEC sous le seuil, suivant Google Willow (Λ ≈ 2,14, décembre 2024) comme une étape marquante dans la course mondiale vers l'informatique quantique tolérante aux pannes.

Source

☕ M'offrir un café